「decimation」の意味(noun)
品詞(英単語での分類):名詞
【何かを大量に殺す、または何かをひどく減らす行為】意味として使われています。
和訳:【間引き】

参考:「decimation」の例文一覧



「decimation」のネイティブ発音(読み方)を聞きましょう!
読み方は【ˌdes.ɪˈmeɪ.ʃən】です。下記動画を聞きながらˌdes.ɪˈmeɪ.ʃənを大声で発音しましょう
【絶対聞こう】アメリカ人が「decimation」の意味について解説】!
「decimation」の類語一覧です。順番に覚えましょう!
対義語・反対語一覧を覚えることで、decimationの単語を使いこなしましょう!
「decimation」は複数の異なる意味を持った英単語です。それぞれの意味と使い方などを例文から解説しましょう!
| 英語 | 意味(和訳) | 詳しく解説! |
| decimation | 10人ごとに1人殺すこと | (killing 10 percent of a population) |
| decimation | 大量虐殺 | figurative (mass destruction or murder) |
| 大量破壊 |
decimationの実際の意味・ニュアンス(デシメーション?間引き?デシメーションフィルタ?間引い?)を理解して、正しく使いましょう!
The output resolution and sampling rate can be controlled by changing the filter model and decimation.
出力分解能とサンプリング・ レートは、フィルタのモデルとデシメーション率を変更することによって調整可能です。
The decimation ratio is the ratio of the modulator frequency and the output data rate.
デシメーション比は、モジュレータ周波数と出力データレートの比です。
A similar-signal detection unit extracts part of a decimation signal obtained by decimating a past output signal.
類似信号検出部は、過去の出力信号を間引くことで得られた間引き信号の一部を抽出する。
An up-sampling unit up-samples the extracted decimation signal, and a smoothing unit smooths the up-sampled decimation signal and generates an interpolated signal.
アップサンプル部は、抽出された間引き信号をアップサンプルし、スムージング部は、アップサンプルされた間引き信号にスムージング処理を施し、補間信号を生成する。
Before implementing decimation, it is necessary to ensure that this resampling will not introduce new aliasing problems.
デシメーションの処理を実装する際には、そのリサンプリングによって新たな折り返しの問題が生じないことを確認する必要があります。
The digital filter’s user-selectable decimation factor allows the conversion resolution to be reduced in exchange for a higher output data rate.
デジタルフィルタのデシメーション係数を選択できるため、変換分解能を落として出力データ速度を速くすることができます。
In this way, the decimation ratio is made variable, whereby the quantized noise during the A/D conversion can be reduced.
これにより、デシメーション比を可変し、AD変換時の量子化雑音を低減できる。
A sampling filter of such circuitry as not requiring a high frequency REF signal even if the number of decimation is decreased.
デシメーション数を小さくしても、高い周波数のREF信号を必要としない回路構成のサンプリングフィルタ。
With the digital calculation, decimation (thin out the sampling data to 1/4) and filter operation for LVF are processed after A/D sampling.
デジタルの場合は A/D でサンプリングした後に、デシメーション (1/4にサンプルデータを間引く)を行い、LVF 用フィルター処理を行います。
Make sure the input signal follows Nyquist Theorem referring to the sampling rate after decimation.
デシメーション後のサンプリング・レートに対し、入力信号がナイキストの定理に従っていることを確認してください。
In the Settings column, change the DDC decimation from 1 to 8, and Run again.
そのために、SETTINGSカラムにおいてDDC Decimation(DDCにおけるデシメーション)を1から8に変更し、再びRunボタンをクリックします。
The output data rate and frequency of the filter notches are functions of the modulator frequency, decimation ratio, and filter order.
フィルタノッチの出力データレートと周波数は、モジュレータ周波数、デシメーション比、およびフィルタ次数の関数です。
Each ADC result is read into the FPGA and passed to both the decimation and gain blocks.
FPGAはADCの変換結果をすべて読み出し、デシメーション・ブロックとゲイン・ブロックの両方に送ります。
Therefore, if there is no qualified antialias analog filter in front of the ADC, the digital filter could cause alias images by decimation when oversampling is used.
このように、適切なアンチエイリアシング・フィルタをADCの前段に配置していない場合、オーバーサンプリングとデシメーションを適用することで、デジタル・フィルタによる折り返しイメージが生成される可能性があります。
As a result, the circuit scale of a DCU (104) is reduced and the frequency of the REF signal can be lowered to the frequency of an LO signal even in operation without decimation.
よって、DCU(104)の回路規模を削減し、デシメーション無しの動作においてもREF信号の周波数をLO信号と同じ周波数まで低くすることができる。
Multiply and accumulate (MAC) blocks on the FPGA would be used for PDM decimation and filtering, while the FPGA’s deep memory can support microphone delay lines.
FPGA上の積和演算(MAC)ブロックはPDMのデシメーションとフィルタリングに使用され、FPGAのディープメモリはマイクロフォンの遅延ラインをサポートできます。
It is possible to provide a sampling filter device and a radio communication device capable of modifying filter characteristics without using a complicated waveform as a control signal and performing a filter process using a wide frequency space without performing decimation.
本発明は、制御信号として複雑な波形を用いることなくフィルタ特性を変更でき、また、デシメーションをせずに広い周波数空間を用いたフィルタ処理を行うことができるサンプリングフィルタ装置および無線通信装置を提供することを目的とする。
The DAvE core is able to perform intensive signal processing operations, referred to as “Davelets” – such as filtering, decimation, rotation, sync-word detection, and modulation detection – without burdening the main CPU.
DAvE コアは、メイン CPU に負担をかけずに、Daveletsと呼ばれる集中的な信号処理動作(フィルタリング、デシメーション、回転、同期ワード検出、変調検出など)を実行できます。
A decimation unit (6) defines one or more time windows on the basis of the temporal information included in the event information, and decimates the digital signal on the basis of the one or more time windows defined, thereby generating a decimated signal.
デシメーション部(6)は、前記イベント情報に含まれる前記時間情報に基づいて1つ以上の時間ウィンドウを定義し、前記定義された1つ以上の時間ウィンドウに基づいて前記デジタル信号にデシメーションを行いデシメートされた信号を生成する。
The hardware settings for this single fixed-frequency measurement are as follows: Both ADC and DAC voltage references = 2.048V DAC0 power level = 2, sine wave output frequency = 7.8125kHz, voltage = 1V peak-to-peak DAC2 DC output voltage = 1.12V ADC sample rate = 31.25kHz, decimation = 4, PGA gain = 2 Clock source: 24MHz internal relaxation oscillator The MAXREFDES73# also provides a frequency sweeping function for users’ reference.
この単一固定周波数測定のハードウェア設定は、以下のとおりです。ADCとDACの両方の電圧リファレンス = 2.048V DAC0のパワーレベル = 2、正弦波の出力周波数 = 7.8125kHz、電圧 = 1V (ピークトゥピーク) DAC2のDC出力電圧 = 1.12V ADCサンプルレート = 31.25kHz、デシメーション = 4、PGAの利得 = 2 クロック源:24MHz内蔵弛張型発振器 MAXREFDES73#は、ユーザーの参考用に周波数スイープ機能も提供します。
目次
隠す
